Kết qu của luận văn là mô t hai gi i pháp o v thiết ế FPGA ựa trên công ngh SRAM. Gi i pháp th nhất là gi i pháp sử ng IC ngoài chip FPGA để xác thực thiết đ được triển hai trên o mạch hợp l . Gi i pháp này thực hi n ựa trên a thành phần chính là ic DS28E01-100, giao th c xác thực hai ước, thuật toán SHA-1 và vi xử lý Pico laze. Gi i pháp th hai là gi i pháp m hóa t p tin cấu hình ằng thuật toán GOST 28147-89. Gi i pháp này thực hi n triển hai quá trình hởi tạo hai giai đoạn, có hai thành phần chính là ộ vi xử lý Micro laze và lõi thuật toán GOST 28147-89.
Readership Map
Content Distribution
Kết qu của luận văn là mô t hai gi i pháp o v thiết ế FPGA ựa trên công ngh SRAM. Gi i pháp th nhất là gi i pháp sử ng IC ngoài chip FPGA để xác thực thiết đ được triển hai trên o mạch hợp l . Gi i pháp này thực hi n ựa trên a thành phần chính là ic DS28E01-100, giao th c xác thực hai ước, thuật toán SHA-1 và vi xử lý Pico laze. Gi i pháp th hai là gi i pháp m hóa t p tin cấu hình ằng thuật toán GOST 28147-89. Gi i pháp này thực hi n triển hai quá trình hởi tạo hai giai đoạn, có hai thành phần chính là ộ vi xử lý Micro laze và lõi thuật toán GOST 28147-89.